CMOS高速限幅放大器芯片及片內(nèi)多層螺旋電感研究.pdf_第1頁
已閱讀1頁,還剩101頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、本文主要就深亞微米CMOS高速限幅放大器設(shè)計及硅襯底上多層螺旋電感的研究展開討論。在第二章中,主要討論硅襯底上多層螺旋電感的建模及改進。本文基于部分元等效電路法,同時考慮有耗硅襯底的影響以及趨膚效應(yīng)和鄰近效應(yīng),提取出部分電感和電容矩陣參數(shù),得到一兩端口的擴展等效模型。該模型在一定的截止頻率以下可提供可靠的電路系統(tǒng)仿真,并可整合到更復(fù)雜的射頻電路系統(tǒng)中進行整個系統(tǒng)的仿真和優(yōu)化。同時,本文對螺旋電感自諧振頻率的估算進行了研究,并分析了影響

2、電感自諧振頻率的因素,在此基礎(chǔ)上提出了一些改進方法,在保證電感量的同時提高了電感的自諧振頻率。在第三章中,提出了一種有效的利用頻率控制反饋環(huán)來展寬吉赫茲寬帶放大器帶寬的方法,并在0.18um 1P6M CMOS工藝上實現(xiàn)了一應(yīng)用于10Gb/s速率的高速限幅放大器。通過HSPICE對整個高速限幅放大器的仿真,表明調(diào)整負載電阻、反饋電阻及無源器件的幾何參數(shù)等均可以實現(xiàn)不同的增益帶寬要求。本文最后一章主要就CMOS集成電路芯片的設(shè)計流程及

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論