一種循環(huán)流水陣列架構(gòu)的研究與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩74頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、近年來,越來越多的粗粒度可重構(gòu)處理系統(tǒng)被提出來,以應(yīng)對密集計算的需求增長。這是因為可重構(gòu)處理系統(tǒng)在ASIC與通用處理器之間找到了一個平衡,綜合了兩者性能與通用性的優(yōu)點。本文描述了一種基于循環(huán)流水計算的陣列架構(gòu)—(PLAA-Pipelined Loop Array Architecture),該陣列架構(gòu)能夠工作在基于AHB協(xié)議的總線接口上,通過與ARM處理器指令通信,達到輔助主處理器進行大規(guī)模密集計算的目的。本文首先介紹了PLAA的設(shè)計思

2、想,并提出了設(shè)計模型,這種架構(gòu)直接面向循環(huán)程序本身,通過陣列流水化的運算方式,使得陣列運算效率得到了提高。PLAA引入了路由選擇思想,簡化了陣列單元的互連。另外PLAA設(shè)計為了一個基于AHB總線協(xié)議的硬件加速單元,具有很高的可移植性,有利于廣泛開發(fā)利用。為了說明PLAA的可行性和優(yōu)點,本文在ARM公司的SoC Designer平臺上使用SystemC語言搭建了PLAA的仿真模型,為后續(xù)的工作建立起了一個完整的研究平臺。通過對常用算法(2

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論