PDP顯示驅動芯片中高低壓轉換電路的設計.pdf_第1頁
已閱讀1頁,還剩50頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、近年來等離子顯示器(PDP)己成為高清晰度電視(HDTV)及壁掛式彩電的主流產品之一。然而過高的成本成為PDP普及的主要障礙,其中昂貴的驅動芯片是PDP高成本的一個重要方面,因此,迫切需要研制出具有自主知識產權的低成本的PDP驅動芯片。本課題任務就是針對基丁體硅工藝的PDP高壓驅動芯片的開發(fā),研制山高性能的高低壓轉換電路,以滿足低成本PDP驅動芯片的市場需求。 本論文綜述了PDP的特點、應用以及國內外PDP行列高壓驅動芯片的研究

2、和發(fā)展現(xiàn)狀。對PDP驅動芯片中高低壓轉換電路的研究和發(fā)展現(xiàn)狀做了簡略的介紹,分析了這類電路的特點和改進方向。以此為基礎提出了一系列用于指導該類電路開發(fā)的設計原則和一套科學可行的設計方案。隨后在這些原則的指導下,應用該方案基于無錫上華1.5μm標準CMOS工藝線設計了PDP數(shù)據選址芯片SED9006S7中的高低壓轉換電路。該設計方案分低壓延時驅動電路設計和信號電平提升電路設計兩部分,低壓延時驅動部分又分為延時級電路設計和驅動級電路設計。在

3、研究了多種延時級電路的基礎上提出了一種易于調整延遲時間的新結構的延時級電路。在信號電平提升電路的設計優(yōu)化方案中。針對最常用的CMOS六管結構的高壓電路通過Hspice軟件仿真確定了各設計參數(shù)對最終設計目標的影響。該設計方案分為三個步驟,逐步縮小了優(yōu)化范圍,最終通過高低壓電路的整體聯(lián)調確定了應用在PDP的數(shù)據選址芯片SED9006S7中的高低壓轉換電路的各器件尺寸參數(shù)。在對版圖進行了工藝兼容性設計和工藝可靠性設計之后在無錫上華流片。對流片

4、后的測試結果進行了分析和比較,驗證了該設計的正確性和可行性。在論文最斤的展望中提出了該課題的后續(xù)研究方向。 SED9006S7芯片的實測結果顯示該芯片的電壓、電流、功耗和頻率等技術指標均符合實用要求,且優(yōu)于國外同類芯片,而加工成本也大大低于國外同類產品。該設計方案的提出,向研制具有自主知識產權的低成本的PDP驅動芯片的目標又邁出了堅實的一步。 本論文在低壓電路結構上有所創(chuàng)新,提出了一種易于調節(jié)低壓驅動信號延時大小的低壓延

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論