基于FPGA的數(shù)字濾波器設計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩63頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、中圖分類號:TP274UDC:620密級:學校代碼:河北經貿大學碩士學位論文(學歷碩士)公開11832基于FPGA的數(shù)字濾波器設計與實現(xiàn)DesignandImplementationofDigitalFilterBasedonFPGA作者姓名:指導教師:學科專業(yè)名稱:論文完成日期:張景芝和志強教授計算機應用技術2012年5月摘要本文針對采樣頻率為400M/s并行多路高速數(shù)據采集系統(tǒng)中的噪聲及干擾問題,采用自上而下模塊化的設計方法,設計了

2、一個基于FPGA和分布式算法的32階系數(shù)可調數(shù)字濾波器,并對該數(shù)字濾波器進行了具體的實現(xiàn)和仿真。研究工作主要包括以下幾個方面:(1)以數(shù)字濾波器的基本理論為依據,利用MATLAB的FDATools工具箱設計數(shù)字濾波器的濾波器系數(shù),并對其進行量化處理。(2)采用基于RAM查找表的分布式算法,實現(xiàn)了針對并行多路高速數(shù)據采集系統(tǒng)的32階系數(shù)可調數(shù)字濾波器的總體設計。(3)在QuartusII81環(huán)境下,運用VHDL語言和圖形化設計相結合的方式

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論