基于DDS和數(shù)字鎖相環(huán)頻率合成器的研究.pdf_第1頁
已閱讀1頁,還剩54頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、頻率合成器是電子系統(tǒng)的核心設備之一,已經(jīng)廣泛的應用在通信、自動測量、自動控制、計算機控制和遙感測量等眾多領域。隨著電子技術的高速發(fā)展,對于頻率合成技術的要求也在不斷提高,本設計就針對現(xiàn)有頻率合成器分辨率不夠高、轉換時間較長及相位噪聲大等缺點,提出一種基于 D DS和數(shù)字鎖相環(huán)的頻率合成器,該頻率合成器分辨率高、可輸出較高頻段的頻率。
  論文的主要工作概況如下:
  (1)從頻率合成技術的背景出發(fā),認真分析了鎖相環(huán)(PLL)

2、和直接數(shù)字合成(DDS)技術的基本原理,并分別對DDS和PLL技術進行了優(yōu)缺點的對比,根據(jù)給出的一些具體指標,最終確立了本次設計的具體方案。
  (2)采用DDS激勵全數(shù)字鎖相環(huán)(ADPLL)運用多環(huán)路合成技術的設計方案,該方法是在DDS直接激勵PLL的基礎上做的一種改進,其特點是很好的結合DDS和PLL兩者的優(yōu)越性,設計完成一種新型的頻率合成器。
  (3)本設計中DDS模塊由AT89C51單片機和高性能的AD9851芯片

3、組成。由于全數(shù)字的鎖相環(huán)在集成化和數(shù)字化有獨特的優(yōu)勢,所以用ADPLL代替?zhèn)鹘y(tǒng)的PLL,并用FPGA開發(fā)板來具體實現(xiàn)ADPLL的功能。
  (4)本文從設計方案入手,通過具體的編程和實際電路設計,詳細的介紹了每一個模塊的功能,最終完成整個系統(tǒng)的設計和性能測試。
  本文提出的雙鎖相環(huán)路的方案比傳統(tǒng)的DDS直接激勵P L L的方案多出了一個環(huán)路,能夠充分利用直接數(shù)字合成的高分辨率和鎖相環(huán)的高頻率輸出的優(yōu)點,具有良好的應用前景。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論