基于憶阻器的觸發(fā)器及其應(yīng)用電路的設(shè)計(jì).pdf_第1頁(yè)
已閱讀1頁(yè),還剩84頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著半導(dǎo)體晶體管特征尺寸的不斷減小,其尺寸逐漸接近理論極限值,集成電路的發(fā)展受到了極大制約。憶阻器作為與電阻、電容和電感并列的第四種基本電路元件,具有非易失性、動(dòng)態(tài)阻變、高集成度、低功耗、CMOS兼容等特性,是構(gòu)建數(shù)字集成電路的理想元件之一,有望為電子行業(yè)的發(fā)展帶來(lái)新的突破。
  本文對(duì)憶阻器的概念、特性、發(fā)展以及應(yīng)用進(jìn)行了介紹和總結(jié),并針對(duì)現(xiàn)有觸發(fā)器電路所存在的一些問(wèn)題,如存儲(chǔ)的數(shù)據(jù)在斷電后會(huì)丟失以及電路較為復(fù)雜等,結(jié)合憶阻器的

2、獨(dú)特性質(zhì),提出了基于閾值憶阻器的全新結(jié)構(gòu)的觸發(fā)器電路,包括SR觸發(fā)器、D觸發(fā)器、T/T’觸發(fā)器、JK觸發(fā)器,不僅實(shí)現(xiàn)了現(xiàn)有的觸發(fā)器功能,還簡(jiǎn)化了電路結(jié)構(gòu),同時(shí)憶阻器的非易失性使得觸發(fā)器電路在斷電時(shí)也不會(huì)丟失數(shù)據(jù),十分適用于電源供應(yīng)不穩(wěn)定或需要休眠的場(chǎng)景。
  本文還對(duì)基于憶阻器的觸發(fā)器電路的應(yīng)用進(jìn)行了研究,通過(guò)觸發(fā)器之間的組合實(shí)現(xiàn)了結(jié)構(gòu)更加復(fù)雜的兩類典型時(shí)序邏輯電路,即多種不同功能的計(jì)數(shù)器和寄存器,如異步/同步二進(jìn)制計(jì)數(shù)器、異步五

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論